6业,助您实现人生宏伟大业!

复旦 托业 基础 班计算机系统基础讲义



# 石度大纲上的题目, 要一下, 全部搞清楚 对着大纲做书上课行题.

计算机体系结构

### 与其他学科的交叉

· 主要包括: 计算机组成原理、计算机操作系统、汇编语言、数据 结构、编译原理等



- •64位?
- · ARM、GPU、CPU
- •缓存?内存?
- •分布式、集群
- •输入、输出
- 中断
- 关机如何实现
- •程序的执行

数据证明和证据

### 计算机系统的层次结构

计算机系统: 由软件和硬件组成。

计算机系统是相当复杂的系统,在分析设计时一般采用层次结构的观点和方法,可以从不同的角度去构建计算机系统的层次结构。

CPU 一份度一、流外线 和联 数据 约翰

从计算机系统组成角度划分层次结构

从计算机系统组成的角度来划分的一种层次结构模型如下图 所示。

自下而上,表明了设计和构建一台计算机时的逐层生成过程。 每层都在下一层的基础上增加功能。

机器之间

数2 1 NICH 826、

34个程格信息

当然等學者是





### 冯.诺依曼结构

- •几十年来计算机的体系结构尽管不断改进,但 冯·诺依曼体制的核心概念仍沿用至今,绝大多数 实用的计算机仍属于冯·诺依曼机。
- •冯·诺依曼机由运算器、控制器、存储器和输入/输 出设备组成。

# 指信: MIPS包括: 算术运算指信 数据信箱指信

条件 鞋移褶纹 天养件鞋移褶纹

### 从语言功能角度划分层次结构

计算机功能可描述为"能执行用某些程序设计语言编写的程序",下图所示的是语言功能层次模型。





## 冯·诺依曼计算机结构的主要特点:

- 采用存储程序方式,程序的指令和数据存放在同一存储器中。
- 指令由操作码和地址码组成。
- 控制流由指令流产生。
- 存放在存储器中的指令和数据,都是以二进制编码表示的,从它们本身是无法区别的。
- 机器以运算器为中心。

Amdahl 海等: 可提升性能的数 = 新热的时间的+新热的对面的

新州的明朝的也就是 可改进的码)

d:有效进新外用对5HO.

K: 淡新竹性鄉视外收到

事:通报记: 1. 粉桃和湖的 (城大彩红地城积红的)

2. 格加CPU数

(改进加建物)

Told

Trav = (1-0) Told + (0) /K

束极升性能

: S = Told = 1-x+x

多新件提升 1998, Amolahl 这律扩展: Sn= (1-5F;)+2F;

计算机系统设计的量化原则

计算机系统设计的量化原则

### • 1. 利用并行性

- ◆在系统级使用并行,如服务器采用多处理器/机和多磁盘技术,可有效地 提高型服务器的吞吐量性能。
- ◆在单处理器级,指令间的重叠执行和同时执行可有效地加快指令的执行 速度,具体方法是采用流水线和器标题结构
- ◆在部件級也可以发掘并行性,如主存储器采用多体交叉结构,可以并行 访问多个存储模块;算术逻辑运算部件ALU的先行进位加法器,利用超 前进位和多位同时相加并行求和,使运算时间大为缩短。

### 2.加快经常性事件的速度

· 在计算机设计中, 经常性事件速度的加快能够显著提高整个系统的性能。

例如: CPU中的两个数相加时, 相加结果可能产生溢出, 出现溢出的 情况比较少见,不溢出才是比较常见的情况。因此,可以通过优化不溢出相 加的操作来提高机器的性能。而发生溢出的概率很小,即使发生了,处理较 慢也不会对系统性能产生很大的影响。

此原则也同样适用于资源的分配。

例如: 处理器中的取指和译码单元要比乘法单元使用得更加频繁,因 此,应优先优化这两个单元。

☆ Amdahl定律

不是当代的政治中专动的政策,这就看到主意和

Amdahl定律可以阐述为:系统中某一部件由于采用某种更快的执行方式后所获得系统性能的提高,与这种执行方式的使用频率或占总执行时间的比例有关。
Amdahl定律定义了一台计算机系统采用某种改进指

加速比= 采用改进措施后计算机的性能 没有采用改进措施时计算机的性能

加速比反映了使用改进措施后完成一个任务比不使 用改进措施完成同一任务加快的比率。

A CPU性能公式

▼ 大多数计算机都有一个产生周期性定时信号的时钟。

・时钟的长度可以用时钟周期(如2ns)或其類率(如500MHz)来度量。 个程序执行时所花费的CPU时间可以表示为: CPU时间 = 一个程序的CPU时钟周期数×时钟周期

CPU时间 = 一个程序的CPU时钟周期数 / 频率

此外,还可以用一个程序的指令条数【用IC表示】和执行所需的时钟周期数, 来计算出执行一条指令所需的平均时钟周期及CPI(Clock cycles Per Instruction);

CPI = 一个程序的CPU时钟周期数 / IC

■ CPI是衡量不同指令和不同实现方法的一个处理器性能指标。

於冲信号 之间的时间间隔部为周期。

104 60

10 10 18



一个程序的CPU时钟周期数也可以表示为: IC×CPI

因此有:

新花

CPU时间=IC×CPI×时钟周期 CPU时间=(IC×CPI)/频率 工表明,CPU的性能取决于三个要素:

△① 时钟周期: ~

② 每条指令所需的平均时钟周期数CPI: ✓

PS3 指令条数IC。 ✓

时钟周期取决于硬件技术和组织; CPI取决于计算机组成和指令系统的结构; 指令数目取决于系统结构的指令系统和编译技术。

What is the average CPI? 平均CPI

| Туре        | CPI, for type | Frequency  | CPI, x freqI, |
|-------------|---------------|------------|---------------|
| Arith/Logic | 4             | 40%        | 1.6           |
| Load        | 5             | 30%        | 1.5           |
| Store       | 4             | 10%        | 0.4           |
| branch      | 3             | 20%        | 0.6           |
|             |               | Average CP | 1:4.1         |
|             |               |            |               |

石正水舒交给非常慢

明钟的一次 一个周期内所有积节都便成掉,但这易产生竞争





- "在单周期处理器中,真实(没有时钟输入)的寄存器堆 并不能可靠地工作,这是因为
- · 我们并不能保证在RegWr = 1之前,Rw必然稳定
- · 在 Rw (地址)和RegWr (写使能)之间存在竞争情况



- 在单周期处理器中,真实(没有时钟输入)的存储器 并不能可靠地工作。这是因为:
- · 我们并不能保证在WrEn = 1 之前。 地址信号(Adr) 一定稳定
- · 在 Adr 和 WrEn 之间有竞争



A WEST STREET, STREET

### 如何避免竞争

(中最)的机器等(

对多周期处理器的解决方案:

- ·在周期 N结束时,确认地址(Adr)是稳定的
- ·在之后的一个周期[第 (N+1) 周期]发出 Write Enable信号
- · 在撤销 Write Enable信号之前, 地址信号(Adr)不能改变



亦中於上河北。河河州移北區城市

## 流水线处理器性鄉分析

原理:|. 流水线中的各个处理部件可车行了作,从而可使整个程序的执行对问缩短

义. 流水线积层缩短弹错绘的纸行响间, (甚至增加时间),而是起高了错论的专业率.

增加流水线等存器的时间开销













流水线吞吐率 对于线性流水线,完成n个任务所需时间为  $T=m\Delta t+(n-1)\Delta t$ ,实际吞吐率为:

$$T_{\rm p} = \frac{n}{m\Delta t + (n-1)\Delta t} = \frac{1}{\Delta t (1 + \frac{m-1}{n})} = \frac{T_{\rm p \; max}}{1 + \frac{m-1}{n}}$$

$$S_{\rm n}$$

$$S_{\rm s}$$

$$S_{\rm s}$$

$$S_{\rm l}$$

流水埃时间二一种设饰和时间 + (指数-1) 米时间最长的一般指绘所需时间 尽计率 = 指分子数

**沙米**姆河

## 洗水场的局限性:

- 1. 不一致的划分,也就还不同所被所需到的时间不一致, 且对斜图期是由最慢的股份还没限制分。
- 2. 流水域的运,过深,收益分而下降、原国政特合下流的历史中的块的, 由激线等存益更新引起的延迟,就成为3一个限制因素。



## 流水线中的相关主要分为以下3种类型



- •结构相关
- •数据相关
- •控制相关



### 流水线中的相关

如果要执行算式S=a/b+c,要通过下列四条指令来执行。

LD R A

DIV R , B ADD R , C; 要等DIV结果

ST R , S; 存结果

第3条指令ADD R , C执行的前提是第2条指令执行完毕、有了结果以后才能执行。换句话说,只有第2条指令没有执行完毕,结果没有出来,第3条指令就无法执行下去,这就出现了指令因等待前面结果,使后面没指令无法继续下去的现象,即相关

ON THE PHASE STONE & HE SERVE

THE SHOW DE LOS PORTES

| 指令编        |    | 时钟周期 |    |        |     |     |    |     |     |     |  |
|------------|----|------|----|--------|-----|-----|----|-----|-----|-----|--|
| 212 A -340 | 1  | 2    | 3  | 4      | 5   | 6   | 7  | 8   | 9   | 10  |  |
| 号          |    | -    |    |        |     |     |    |     |     | 18  |  |
| 指令i        | IF | ID   | EX | MEM    | WB  |     |    |     |     |     |  |
| 指令i+1      |    | IF   | ID | EX     | MEM | WB  |    |     |     |     |  |
| 指令i+2      |    |      | IF | ID     | EX  | MEM | WB | WB  |     |     |  |
| 指令i+3      |    |      |    | stal 1 | IF  | ID  | EX | MEM | WB  | 1   |  |
| 指令i+4      |    |      | 1  |        |     | IF  | ID | EX  | MEM | WB  |  |
| 指令i+5      |    |      |    |        | 36. | H   | IF | ID  | EX  | MEM |  |

数据雷连:由3指至执行所需要的数据还未准备好价引起的富险情况。

当即将执行的招往依赖于这样处理完成的散旗时,会导致战役无法生初开始执行,引发数据系统

解决办法:①采用整停技术, 比较一条特定停在译码阶段, 鱼到产生它的源操作数的措定通过了写回阶段。 stalling

forwarding

② 数楼转发: 运算线果写回是在以及阶段,通常后面领辖经是在这个阶段完成后 农也等存费中的值作为源 操作数。但着容易的数据其实在以执行所发献已得到了。每forwarding就是确在欧州股 较计算后, 直接将数据传统下一个指令。这样, 就不用等到WB所发生成后才能探约了













控制相联: 数理器无法根据处于取船阶段的新档分末 确定下去指生的地址时,就会出现控制多隆。 由转移指往引起,向船使预取的档套作废了。

解决办法: 预测到的经历支系通过暂停技术就法,调整流水线的流程。

### 编址方式

·如某台机器、按字节编址、数据有字节(8位)、半字(双字节)、单字(4字节)和双字(8字节)不同宽度。主存数据宽度64位,即一个存储周期可访问8个字节。采用按字节编址、大于字节宽度的数据是用该数据的首字节地址来寻址的。一种存放数据的方法是,在主存中允许数据从任意字节地址单元存放,如图2-8(a)所示,这种方法很容易出现一个数据跨主存宽度边界存储的情况;对于跨界存放的数据,即使数据宽度小于或等于主存宽度,也需要两个存储周期才能访问到,导致访问速度显著下降。

# AXXX 半年全子怎么去存?

数据在主存中的存放方式

THE RESERVE

分段



(a) 数据按任意字节地址存放

### 编址方式

• 另一种数据存放方法是,要求数据在主存中存放的地址必须是该数据宽度(字节数)的整数倍,即双字地址的最低3个二进制位必须为000,单字地址最低2位必须为00,半字地址最低1位必须为00,如图2-8(b)所示。这种存放方法也称为按整数边界存储方式,它可以使访问任意宽度的数据都只用一个存储周期。虽然浪费了一些存储空间,但是速度比上一种方法有显著提高。

### 数据在主存中的存放方式

分块



(b) 数据按整数边界存放

### 降低重复的访问

- Replace costly operation with simpler one
- Shift, add instead of multiply or divide
  - 16\*x --> x << 4 ■ Utility machine dependent
  - Depends on cost of multiply or divide instruction
     On Intel Nehalem, integer multiply requires 3 CPU cycles
- B Recognize sequence of products

for (i = 0; i < n; i++) for (j = 0; j < n; j++) a[n+i + j] = b[j]; int ni = 0;
for (i = 0; i < n; i++) {
 for (j = 0; j < n; j++)
 a[ni + j] = b[j];
 ni += n;
}</pre>

## 存储系统介绍

(新元、弘)、林嘉、元、丘益、佐、江、平、江、东南、北、河、东

我也不是 你是我你也知道 就是明確 後衛 多經過

可能推荐,他就是他们的就是从前面的作品。



# 内存是为了提升硬盘的没取速度 虚拟内存是约了通过硬盘扩大内存的大小。

### 存储系统介绍

### • 存储系统

指计算机中由存放程序和数据的各种存储设备、控制部件及 管理信息调度的设备(硬件)和算法(软件)所组成的系统。

计算机系统中, 一般使用具有层次结构的存储系统, 主要可 分为三个存储层面: 高速缓冲存储器、主存储器和辅助存储器。

高速缓冲存储器主要用于改善主存储器与中央处理器(CPU) 的速度匹配问题,而辅助存储器则主要用于扩大计算机系统的存

### 存储系统的层次结构

· 层次存储系统是指把各种不同存储容量、存取速度、访问方式和 单位存储价格的存储器,按照一定构层次结构组成多层存储器, 并通过管理软件和辅助硬件有机组合成统一的存储体系,使计算 机系统中使用到的各种程序和数据层次的分布到各个存储器中。





·二级存储体系结构可以进一步扩展到多级存储层次,对CPU而言,存储系统是一个整体:越靠近CPU的存储器存取速度越快,存储容量越小,也即下图中M1的存取速度最接近于CPU,而存储系统总体容量和单位存储价格接近于离CPU"最远"的Mn。



### 存储系统的性能参数

- 存储器有三个主要的性能指标: 存储容量、存取速度、存储单位 价格。
- •用户期望:期望存储器价格尽可能低,提供尽可能高的存取速度 和尽量大的存储容量。系统的观点,计算机系统性<u>能的发挥要求</u> 存储器存取速度与CPU相匹配,而容量上又应尽可能装入所有系 统和用户软件;应用的观点,要求存储器的价格只能占整个计算 机系统硬件价格的一小部分。
- •矛盾的现实:存取速度越快,存储器的单位存储价格就越高;在 一定的单位存储价格下,存储容量越大,存储器的总价就越高。

### 存储系统的性能参数骤

引入虚拟存储系统,为计算机系统使用者另设额外的虚拟地址空 间,它既不是主存储器的地址空间,也不是磁盘存储器的地址空间,是将主存和辅存的地址空间统一编址,形成的一个庞大的存 储空间。

• 单位存储价格

C<sub>1</sub>+C<sub>2</sub> 为使得C<sub>1</sub> C<sub>2</sub> 则需要M2 » M1

· 存取速度和访问命中率 访问命中率,指CPU访问存储系统时在主存储器中一次访问得到 所需信息的概率。

 $H = \frac{N_1}{N_1 + N_2}$  $\mathsf{T} = H \bullet T_1 + (1-H) \bullet T_2$ 

: - 304-3110

至河京北湖、省州北北京河南

### 5.2 高速缓冲存储器Cache

- 和主存储器之间加入一个高速、小容量的缓冲存储器Cache,构成Cache—主存储器的存储系统,使得存储系统对CPU而言,速



### Cache工作原理與

- · 系统工作时,<u>地址转换部件维护一个映射表,</u>用于确定Cache存 储器中是否有所要访问的块,以及确定其位置。该映射表中的每一项对应于Cache存储器的一个分块,用于指出当前该块中存放的信息对应于主存储器的哪个分块。
- · 为提高CPU对Cache存储器的访问命中率,Cache存储器的工作原理是基于程序访问局部性原理的,它不断地将与当前指令集相关联的一部分后继指令集从主存储器读取到Cache存储器,以供CPU访问,从而达到存储系统与CPU速度匹配的目的。

### 地址映象与变换方法

Cache工作原理

- · 地址映象是将主存储器中的数据分块按某种规则装入Cache存储 器中,并建立主存储器地址与Cache存储器地址之间的对应关系。
- ·地址变换是指当主存储器中的分块按照地址映象方法装入Cache 存储器后,在实际运行过程中,主存储器地址如何转换成为相应 的Cache存储器地址。
- 地址的映象和变换是紧密相关的, 采用什么样的地址映象方法, 就有与这种映象方法相对应的地址变换方法。
- •一般可分为以下几种类型:
- (1)全相联映象及其变换方法
- (2)直接映象及其变换方法
- (3)组相联映象及其变换方法

### (1)全相联映象及其变换方法

• 全相联映象是指主存储器中的任意分块可以被放置到Cache存储器中的任意一个位置。其中,主存储器与Cache存储器的分块大 小相同。



特色: 随意映射. 海滨铁铁, 条粹高.

缺点: 部间长

强性实现复杂,开销大、空间增加(比较考性数多)

### (2)直接映象及其变换方法 直接映象是指将主存储器中的某一分块在Cache存储器中都有唯一对应的位置,主存储器按 Cache大小分成若干区,在区内进行分块,分块大小与Cache存储器中分块大小相等,主存储器中每个区包含分块的个数与Cache存储器中分块的个数相等。 地址变换规则 ALC: DEPOSITE LANGE 10.94 BORNEW COMMO

### 前接映象:

特色:岩彩建筑、各中的印绘 无需考虑特换问题 但不能是法,各中新成, Coche 依据目得又到 充分和间。

Cache AMISHAMIA.

d: hit ratio

1-a: miss ratio

tome = ate + (1-a)(te+tm) = te+(1-a)tm

tc+(1-d)tm

2 程序决定,复写出具有很好的局部性的程序

\$000

### (3)组相联映象及其变换方法

 组相联映象把主存储器和Cache按同样大小划分成块,再将主存储器和 Cache按同样大小划分成组,每一组由相同的块数组成,然后将主存储 器按Cache大小分成区,主存储器每个区的组数与Cache的组数相同。

### 纽结与自接映射和全相联映射的代点.

• 组相联映象在各组之间是直接映象,但组内各块之间是全相联映象。

Cache替换算法及实现

- · 当CPU读Cache时, 有两种可能:
  - (一) 需要的数据已在Cache中,那么只需直接访问Cache;
  - (二)是需要的数据尚未装入Cache,则CPU从主存储器中读取信息的同时,需按所需的映象规则将该地址所在的那块存储内容从主存储器拷贝到Cache中。
- ·对于第二种情况,若该块所映象的Cache块位置已全部被占满,则必须选择将Cache中的某一块替换出去,需要Cache替换算法解决如何选择被换出块的问题。

(3)组相联映象及其变换方法(株)



AAA

### Cache替换算法

• 随机替换算法

随机法是Cache替换算法中最简单的一种。这种方法是随机地选择可以被替换的一块进行替 换。有些系统设置一个随机数产生器,依据所产生的随机数选择替换块,进行替换。

·先进先出替换算法(FIFO)

这种策略总是把最先调入的Cache块作为被替换的块替换出去。

·最近最少使用替换算法(LRU)

LRU法是依据各块的使用情况,总是选择最近量久<u>没被使用的块</u>作为被替换的块进行替换。 因为目前为止最久没有被访问的块,很可能也<u>是将来最少</u>访问的块。

### Cache替换算法(株))

·堆栈替换算法

堆栈替换算法使用栈顶到栈底各项的先后次序来记录Cache中或Cache中同一组内各个块核 访问的先后顺序。栈<u>诉每百被</u>访明最近核访问过的块的块号,栈底恒存放近期最久没有核 访问过的块的块号,即准备被替换掉的块的块号(LRU堆模架规),

·比较对替换算法

LRU算法用一组硬件的逻辑电路记录同一组中各个块使用的时间和次数,然后按照各个块被负向过的时间顺序排序,从中找出最久没有被访问过的块。用一个两态的触发器的状态来表示两个块之间的先后顺序,再经过门电路就可以找到LRU块。

Cache替换算法(蛛2)

·各种Cache替换算法的优缺点

(1)随机替换算法:

忧点是<u>简单,容易变现</u>,缺点是没有考虑到Cache块的使用历史情况,没有利用程序的 局部性特点,从而命中率较低,失效率较高。

(2)FIFO替换算法:

优点<u>是由于它不</u>震记录各<u>个块的使用情况</u>,实现起来也较容易;缺点是虽然考虑到了各块进入Cache的先后频序这一便用"历史",但还不能正确地反映程序的局部性特点。

(3) LRU替换算法:

LRU算法较好地反映了程序的局部性特点,失效率较低,但LRU算法比较复杂,硬件实现较困难,特别是当组的大小增加时,LRU的实现代价将越来越高。

### cache一致性问题

•由于Cache中保存的是主存储器的一部分副本,则有可能在一段 时间内,主存储器中某单元的内容与Cache中对应单元的内容出 现不一致。

### 例如:

- (1) CPU在写入Cache时,修改了Cache中某单元的内容,而主存储器中对于单元的 内容却可能没有改变,还是原来的。此时,如果I/O处理器或其他处理器要用到主存储器中 的數据,則可能会出现主存储器内容跟不上Cache对应内容的变化而造成的数据不一数性错 误。
- (2) I/O处理机或其他处理机已修改了主存储器某个单元的内容,而Cache中对于单 元的副本内容却可能没有改变。这时,如果CPU访问Cache并读取数据,也可能会出现 Cache内容跟不上主存储器对于内容的变化而产生的不一致性错误。

### cache—致性问题(#1)

- 对于Cache中的副本与主存储器中的内容能否保持一致,是Cache 能否可靠工作的一个关键问题。要解决这个问题,首先要选择合适的Cache更新算法。
- ·对Cache不一致性问题的解决,主要是需要更新主存储器内容, 一般有两种常用更新算法:
- (1)写回法:写回法也软线回法。CPU执行"写"操作时,只把信息写入Cache,而不写入主存储器,仅当该块需被替换时,才相应Cache块写回到主存储器。 (2)写直达法:写直达法也称存直达法。CPU在预行"写"操作时,不仅把信息写入到Cache,而且也写回主存储器,当某一块需要被替换时,不必再写回到主存储器,只需要直接调入新块开覆盖该项即可。

### cache—致性问题(#2)

- √ 「写回法与写直达法比较)

  - (1)写回法较写直达法速度要快 (2)在可靠性方面,写回法不如写达法; (3)写直达法的控制较写回法简单; (4)写直达法易于实现,但要件实现代价相对较大。
  - · 进行"写"操作时,也可能出现写不命中。由于"写"操作并不需要 访问该单元中的所有的数据,在出现Cache写不命中时,无论写回法还 是写直达法,都需要考虑在写操作的同时是否将其调入Cache,一般有 两种选择:

### Cache性能分析

- 评价Cache存储器,主要是看Cache命中率的高低,命中率主要与 下面几个因素有关:
- (1)程序在执行过程中的地址流分布情况,其中地址流的分布情况 是由程序本身决定的;可通过编写适应Cache的代码;
- (2)当发生Cache块失效时,所采用的替换算法;
- (3)Cache的容量,块的大小、块的总数;
- (4)采用组相联时组的大小等。

### Cache友好代码

| 1 int | sumarrayrows (int a[M][N]) |
|-------|----------------------------|
| 3     |                            |
| 3     | int 1, j, sum - 0;         |
| 4     |                            |
| 3     | for (1 = 0: 1 < M; 1++)    |
|       | for (j = 0; j < M; j++)    |
| 9     | gum a[1][]]]               |
| 18    | return sum;                |
| * ]   |                            |

| a[i][j] |                |        |        |        |        |        |        |        |
|---------|----------------|--------|--------|--------|--------|--------|--------|--------|
| 1=0     | ) (m)<br>9 (m) | 26     | 3 1    | ()     | 5 [m]  | 6 h    | 7 [6]  | 8 6    |
| 1=1     | 9 m            | 10 M   | 11 M   | 12 h   | 13 [m] | 14 国   | 15 [6] | 16 h   |
| 1=7     | 17 (a)         | 18 fbl | 19 fb  | 20 fb1 | 21 m   | 22 [b] | 23 h   | 24 h   |
| 1=3 -   | 25 [m]         | 26 [6] | 27 [h] | 28 [h] | 29 [m] | 30 [h] | 31 JbJ | 32 [b] |

i int sumarraycole(int a(M)(N)) int i, j, sum = 0; for (5 - 0, 5 - N; 5++)
for (1 - 0; 1 < N; 1++)
was -- a[1][3];
Feture sun;

| a[i][j] | j≠Ð   | j=1     | j=2  | j≠3              | j=4    | j=á    | j=6     | j=1    |
|---------|-------|---------|------|------------------|--------|--------|---------|--------|
| 1=0     | 1   m | 2 100   | 9 m  | 13 m             | 17 m   | 21 m   | 25  111 | 29  21 |
| 141     | 2 ml  | fi feet | 19 m | 14 m             | 18 m   | 22 m   | 26 m    | 30 m   |
| 1=2     | 3 m   | 7 =     | 11 m | 15 [m]           | 19 [m] | 23 [m] | 27 [m]  | 31 [m] |
| 1=3     | 4 m   | 8 [m]   | 12 m | 15 [m]<br>16 [m] | 20 m   | 24 m   | 28 m    | 32 m   |

### Cache友好代码

适当字节填充,减少缓冲不命中数量

i float dotprod(float x[8], float y[8]) float sum = 0.0; int i; sum -- x[i] \* Y[i];
return sum;
}

| Element | Address | Set index | Element | Address | Set index | Element | Address | See Index | Element | Address | See index |
|---------|---------|-----------|---------|---------|-----------|---------|---------|-----------|---------|---------|-----------|
| x 0     | 0       | 0         | v[0]    | 32      | 0         | ×10)    | 0.      | 0         | V(0)    | CS.     | 100       |
| x[1]    | 4       | 0         | y[1]    | 36      | 0         | siti    | 4       | 0         | vitt    | SZ      | -1.       |
| x 21    | - 8     | 0         | y[2]    | 40      | 0         | x(2)    | 8       | D         | y[2]    | 56      | 1         |
| x[3]    | 12      | 0         | y[3]    | 44      | 0         | x13     | 12      | 0         | vi31    | 60      | 1         |
| x[4]    | 16      | 1         | 3[4]    | 48      | 1         | x[4]    | 16      | 1         | v[4]    | 64      | 0         |
| x(5)    | 20      | 1         | y[5]    | 52      | 1         | x45]    | 20      | 1         | y[5]    | 68      | 0         |
| N[6]    | 24      | 1         | y[6]    | 56      | 1         | x[6]    | 24      | 1         | vitil   | 72      | 0         |
| xi71    | 28      | 1         | y[7]    | 69      | - 1       | x[7]    | 28      | 1         | v(7)    | 76      | 0         |

Float x[12]

### Cache性能分析(续1)

· Cache命中率与容量的关系



### Cache性能分析(数2)

· Cache命中率与块大小的关系

在采用组相联映象方式的Cache中,当Cache的容量一定时,块的 大小也会影响命中率。



# Cache性能分析(蛛3)

Cache命中率与组数的关系

当Cache的容量一定时,分组的数目对于Cache命中率的影响也是 很明显的:组数分得越多,命中率会下降,命中率会随着组数的增加而下降;当组数不太大时,命中率降低得相当少;当组数超过一定数量时,命中率下降非常快。



$$R_{a} = \frac{T_{m}}{T} = \frac{T_{m}}{H \bullet T_{c} + (1 - H) \bullet T_{m}} = \frac{1}{H \bullet \frac{T_{c}}{T_{m}} + (1 - H)}$$

$$T = H \bullet T_{c} + (1 - H) \bullet T_{m}$$

# 又 Cache性能分析(#4)

从Cache系统加速比定义可以看出,Cache系统的加速比与Cache MCache系统加速比定义可以自由,Cache东京市河加速记与Cache的命中率H和主存储器访问周期Tm及Cache访问周期Tc有关,而Cache系统中,主存储器的访问周期和Cache的访问周期一般是一定的,所以只要提高Cache的命中率,就可以获得较高的Cache系统加速比,提高存储系统的速度。



## X Cache性能的优化

除加速比定义衡量Cache存储系统性能外, Cache存储器的平均访问时间是测评存储系统性能的一种更好的指标:

平均访问时间 = 命中时间 + 失效率\*失效开销

- ・从平均访问时间这一指标来看,还可以从3个方面对Cache的性能 进行优化:
  - (1) 降低Cache失效率
  - (2) 减少失效开销
  - (3) 减少命中时间

# 降低Cache失效率的方法

- · Cache失效的原因分析:
- (1)强制性失效:对块第一次访问,该块不在Cache中,需从主存 储器中将该块调入Cache中。
- (2)容量失效:如果程序执行时, Cache容纳不了所需的所有块, 则会发生容量失效。当某些块被替换后,可能随后重新访问又被 调入。
- (3)冲突失效:在组相联映象或直接相联映象中,如果太多的冲突 块映象到同一组中,产生冲突,则可能会出现某个块刚被替换出 去, 随后又重新访问而被再次调入。

### 降低Cache失效率的方法(株)



增加Cache块大小

Cache命中率和块大小的关系: 在Cache容量一定时, 当块大 小开始增加时,命中率也开始增加,但当增加到一定程度后,命 中率反而开始下降。

失效率和命中率是两个相关的概念,命中率增加时,失效率 下降;命中率下降时,失效率反而增加。另外, Cache容量越大, 则使失效率达到最低的块大小就越大。

### 降低Cache失效率的方法(#2)



台· 增加Cache容量

Cache容量越大,命中率越高,相关,失效率则越低。但增加 Cache容量不仅会增加成本,而且也可能会因为复杂的电路结构 等而增加Cache的访问时间。

★ 指令和数据硬件预取

指令和数据硬件预取是指在处理器访问指令和数据之前,就 把它们预取到Cache中或预取到可以比存储器访问速度更快的外 部缓冲区中。

指今预取一般有恒预取和不命中预取两种方法。

### 降低Cache失效率的方法應



硬件预取的一种替代方法是在编译时加入预取指令,在数据被使用之 前发出预取请求。有以下两种方式:

- (1)寄存器预取:将数据预取到寄存器中。
- (2)Cache獲取: 只将數据预取到Cache中, 并不放入寄存器。



会:编译器优化以降低Cache失效率

这种方法是采用软件方法来优化Cache性能,试图通过优化编译时间来改善Cache性能:

(1)程序代码和数据重组

(2)循环交换

(3)分块

### 减少Cache失效开销

- · 与降低失效率一样,减少Cache失效开销同样可以缩短Cache存储 器的平均访问时间并提高Cache的性能。
- (1)采用两级Cache: 在原Cache和存储器之间增加一级Cache, 构成两级Cache。其中第一级Cache可以让它小到足以与快速的处 理器运行时钟周期相匹配,而第二级Cache则让它大到足以捕获 到对内存进行的大多数访问,从而有效地降低了失效开销。
- (2)让读失效优先于写:提高写直达Cache性能最重要的方法 是设置一个容量适中的写缓存。然而写缓存中可能包含读失效时 所需单元的最新值,这个值尚未写入存储器,导致了存储器访问 的复杂化。解决方法是让读失效等待,直至写缓存为空。

全写完再去读

### 减少Cache失效开销(蛛)

• 合并写缓冲区

采用写直达法的Cache要有一个写缓冲区,如果写缓冲区为空, 就把被替换的数据和相应地址写入缓冲区。

• 请求字处理技术

处理器在同一时刻只需要调入块中的一个字(即请求字),不必等到全部的块调入Cache,就可以将该字送往处理器并重新启 动处理器进行访问,一般有以下两种策略:

(1)清求字优先,调块时,先向存储器请求处理器所要的请求字。一旦该请求字到达即送往 处理器,让处理器继续执行,同时可以从存储器中调入该块的其他字。

(2)提前重启动。在请求字没到达处理器时,处理器处于等待状态。

### 减少命中时间

- ·除了通过降低失效率和减少失效开销来优化Cache性能的方法以 外,还可通过减少命中时间来优化Cache的性能。命中时间也是 平均访问时间的一个组成部分,它的重要性在于它会影响处理器 的时钟频率。
  - (1)小而简单的Cache减少命中时间

采用容量小、结构简单的Cache,这样快表较小,查表的速度 较快,从而有效地提高了Cache的访问速度。

(2)路预测减少命中时间

路预测要求Cache中预留特殊的比较位,用来预测下一次访问 Cache时可能会用到的路或块。

### 减少命中时间。

(3)踪迹Cache(Trace Cache)减少命中时间

踪迹Cache中存储的是处理器所执行的动态指令序列,而不是 用于存储主存储器中给出的静态指令序列。L例如,在Pentium4 处理器的踪迹Cache中由于使用了译码微操作,从而节省了译码 时间。

(4)流水线Cache访问

流水线Cache访问方法是将流水线、Cache访问以及使一级 Cache命中时的有效时延分散到几个时钟周期。它实际上并不能 真正减少Cache命中时间,但可以提供较短的周期时间和高宽带。

### 1虚拟存储器

- 虚拟存储器是由主存和联机的外存共同组成的,在主存的容量不 能满足要求时,数据可存放在外存中,但在程序中仍按地址进行 访问外存空间。
- 在虚拟存储器中,应用程序员是直接用机器指令的地址码对整个 程序统一编址的,虚拟存储器的空间大小取决于它能产生的地址
- 从程序员的角度看,存储空间扩大了,并可以放得下整个程序, 程序不必作任何修改就可以以接近于实际主存的速度在这个虚拟 存储器上运行。

# 虚拟存储器VIRTUAL EMORY

一页"舟 料舒、知明码.

段式 及式

## 1虚拟存储器工作原理

- 根据采用的存储映象算法,可以将虚拟存储器的管理方式分为段式、页式和段页式3种。
- 段式管理

段式官埋 将主存按段分配的存储管理方式称为段式管理。对于一个复杂的程序可以分解为多个逻辑上相当独立的模块。这些模块可以是主程序,各种子程序,也可以是表格、向量、数组等。每个模是主程序,个单独的程序段,都从0地址开始相对编址,段的长度可长可短,甚至可以事先无法确定。在段式管理的系统中,当某程序段由辅存调入主存时,系统在主存中给该段分配一块空间,并给出基址(即该段在主存中的起始地址),由基址和每个单元在段内的相对位移量就可以形成这些单元在主存中各自的实际地址,进行访问。

# ARR

### 1虚拟存储器工作原理(素)

- 在段式管理中,每一道程序都有一个段表,用以指明各段在主存 中的状态信息。
- ・段表中包括段号(或段名)、段长和起始位置等信息。断号字段用 于存放程序段的断号或名称, 如果断号是连续的, 则断号这一字 段信息可以去掉,直接根据起始位置和段长来实现程序段到主存 储器的映象。
- 段长是该段的长度,可用于访问地址的越界检查。起始地址用于 存放该程序段装入主存中的起始(绝对)地址。此外,还可能会设 置一个装入位来指示该段是否已装入主存,如装入位为"1", 表示已装入;为"0",表示尚未装入。

### 1虚拟存储器工作原理®

段式管理地址映像方法和地址变换方法



## 1虚拟存储器工作原理(素)

- 段式虚拟存储器的主要优点:
- (1)程序的模块性能较好。
- (2)分段还便于程序和数据的共享。
- (3)容易以段为单位实现存储保护。
- (4)程序的动态链接和调度比较容易。
- 段式虚拟存储器的主要缺点:
- (1)地址变换费时。
- (2)主存储器利用率低。
- (3)对辅存管理较困难。

### 

EASH NO

INSAN KHIP

### 1虚拟存储器工作原理(條7)

### • 段页式管理

段式管理和页式管理各有其优缺点,段页式管理则是将两者 结合起来,同时利用段式管理在程序模块化方面的优点和页式管 理在管理主存和辅存方面的优点。

将主存储器的物理空间等分成固定大小的页,将虚拟存储空间中的程序按模块分段,每个段又分成与主存页面大小相同的页。

### 1虚拟存储器工作原理(素4)

### • 页式管理

页式存储是将虚拟存储空间和实际的存储空间都等分成固定 大小的页,各虚拟页可以装入到主存中不同的页面位置。页是一种逻辑上的划分,页面的大小随机器而异。目前,一般计算机系统中,页的大小通常指定为磁盘存储器物理块大小的整数倍。

和工,从时人小通常指定为磁盘存储器物理块大小的整数层。 在虚拟存储器中,虚拟地址空间中划分的页称为虚页,主存地址空间中划分的页称为实。则页式管理的地址映象就是完成虚拟地址空间中的虚页到主存地址空间中的实页的变换。页式管理用一个页表,其中包括页号、主存页号等。页号一般用于存放该页在页表中的页号(或行号),因此可以省略;页的长度是固定的,因此也省略了。页表中也可以设置一些标志位,如装入位、修改位等。

### 1 虚拟存储器工作原理(#6)

- 页式虚拟存储的主要优点:
- (1)主存的利用率高。
- (2)页表相对简单。
- (3)地址映象与变换速度较快。
- (4)对辅存的管理比较容易。
- 页式虚拟存储的主要缺点:
- (1)程<u>床的模块化性能不好</u>。由于用户程序被强制按固定大小的页来划分,因此一页可能是程序段的某一部分,也可能包含了两个或两个以上的程序段。
- (2)页表很长,从而要占用很大的存储空间。

### 1 虚拟存储器工作原理

• 段页式管理地址映像方法和地址转换方法



### 2 地址映像与转换

- 就不可避免地发生两个以 置的现象,这种现象称为 只能首先装入其中的
- 操作系统一般都允许将每道程序的任何虚页可以映象到任何实页位置,即全相联映象。仅当一个任务要求同时调入主存的页面超出主存页数时,两个虚页才会争用同一个实页位置。因此,全相联映象的实页冲突率最低。

# 部地址变换优化

HEHLSA Cache

根据程序的局部性特点,对页表内各项的访问并不完全是随 机的。在一段时间内,实际可能只用到表中很少的几项。因此, 应该重点提高使用概率较高的这部分页表的访问速度。可以使用 快速硬件来构成比全表小得多的表,表中存放的是近期经常要使 用的页表项,这个表称为"快表"。

•相应地,原先存放全部虚地址和实地址之间映象关系的表还是存 放在主存中,将其称为"慢表"。

### 3 内部地址变换优化 #3

- 快表的存在对所有的程序员都是透明的。
- 实际上,快表与慢表也构成了一个两级存储层次,其访问速度接 近于快表的速度,存储容量却是慢表的容量。当然,快表的命中 率如果不高,则系统的效率就会大大降低。
- •要提高快表的命中率,最直接的办法是增加快表的容量。快表的 容量越大,其命中率就越高;但容量越大时,其相联查找的速度 就越慢。所以, 快表的命中率和查表速度是矛盾的。

### 3 内部地址变换优化

- 在虚拟存储系统中,如果不采取有效的措施,则访问主存储器的速度要降低很多。造成这 个速度降低的主要原因是:每次进行访存时,都必须进行内部地址变换,其概率为100%。 所以,如何加快用户虚地址到主存实地址的变换。是缩短访存时间的关键。只要内部地址 的变换速度高到使整个系统的访存速度非常接近于不采用虚拟存储器时的访存速度、虚拟 存储器的性能才能真正实现。
- 在虚拟存储器进行地址变换时, 首先必须查段表或页表, 或既查段表也查页表, 来完成虚 地址到实地址相应的转换。由于页表容量较大且存放在主存中,因此每访存一次,还需因 查表而加一次访存;如果采用的是段页式虚拟存储器,则需因两次查表而加两次访存。
- 结果是主存储器的访问速度比不采用虚拟存储器的访存速度要慢2到3倍。
- 如何提高页表的访问速度?

# 内部地址变换优化绘

• 具有快表的地址转换方法



### 3 内部地址变换优化(蛛)

- 为了提高查找速度,可以减少相联比较的位数。
- 在同样容量的情况下、相联比较的位数越少,则相联查找所花费 的时间就会越少。
- ·例如,将虚地址中参与相联比较位中的用户字段u去掉,这是因 为快表在一段时间内总是对应于同一个任务或用户,它们的u值是不变的。这样,相联比较的位数就减少了一位,查找速度也相 应地提高了。
- 但是,这种方法会降低快表的命中率,降低虚、实地址的变化速
- 也可以采用普通的按地址来访问,可以使用顺序查找法、对分查 找法和散列查找法等。

## 3 内部地址变换优化(株5)

•目前, 计算机系统都采用相联寄存器组、硬件的散列压缩、快慢表结构和多个相等比较器等方法, 来提高系统的性能。

### 4页面替换算法及实现(素)

### • 页面替换算法

(1)随机算法

随机算法是将软的或硬的随机数产生器产生的随机数作为主存储器中被替换的页的页号。这种算法最简单,且易于实现。但是,没有利用主存储器中页面使用情况的"历史" 信息,也没有反映程序的局部性特点,从而命中率较低,较少被使用。

(2) 先进先出算法

选择最早被调入主存储器的页作为被替换的页。它的优点是实现容易,并利用了主存 储器中页面使用情况的"历史"信息,但是,不能正确反映程序的局部性。因为最先进入 主存的页很可能也是现在经常要使用的页。

## • 应该选择哪一页进行替换呢? 这就是页面替换算法要解决的问题。

出一页替换出去,让出空间来接纳新调入的页。

4页面替换算法及实现

(或一段) 调入到主存储器中。

## 4 页面替换算法及实现键

(3)近期最少使用算法,即LFU算法

选择近期最少被访问的页作为被替换的页。该算法能比较正确地反映程序的局部性。

 同高速缓冲存储器一样,在虚拟存储器中,当访问的指令和数据不在 主存时,发生页面失效,需要从辅存中将包含该指令或数据的一页

• 虚存空间比主存空间大得多,必然也会出现主存中所有页面都已经被

占用,或者所有主存空间都已经被占用的情况,这时,如果继续把辅 存中一页调入主存,就会发生实页冲突。此时,只有从主存空间中选

(4)最优替换算法,即OPT算法

选择将来一段时间内最久不被访问的页作为被替换的页。

Water William

### 4页面替换算法及实现(键3)

• 页面替换算法性能分析: 同一地址流命中率比较



# 5 提高主存命中率的方法

- · 通常, 影响主存命中率的主要因素有:
- (1)程序在执行过程中的页地址流分布情况;
- (2)所采用的替换算法;
- (3)页面大小;
- (4)主存容量;
- (5)所采用的页面调度方法。

### 5提高主存命中率的方法(#1)

• 页面大小的选择

与Cache命中率与页面大小的关系一样,主存命中率与页面大小的关系也不是线性的。页面大小还与主存容量、程序的页地址流分布情况等因素有关。



### 5 提高主存命中率的方法(株)

### • 主存容量

与Cache类似, 当主存容量增加时, 主存命中率也会相应地



### 5提高主存命中率的方法(株3)

- 页面调度方法, 页面调度就是系统给用户分配主存页面数的过程。
- •一般有三种方式:
- (1)分页方式:

将整个程序先链接装配,将整个程序装入主存后才运行,其命中率为100%,但是主存的利用率较低;

(2)请求页式:

在发生页面失效时,才将所需要的页装入主存。其主存的利用率很高,但命中率将受到 频繁的页面替换的影响;

(3)预取式:

根据程序的局部性特点,在程序被挂起之后又重新开始运行之前,预先调入相关的页面。 这种方法可能会因为预先调入的页面用不上而造成时间和空间上的浪费。